首页 > 平板显示电路设计平台 > FPD设计全流程套件 > ArgusFPD版图验证 > 正文

ArgusFPD(版图验证工具套件)

FPD全流程解决方案概述

华大九天提供平板设计FPD的全流程解决方案,包含:

  • 电路仿真工具套件EsimFPD(EsimFPD SE、 EsimFPD ALPS、EsimFPD iWave、 EsimFPD Model)
  • 基本版图设计工具AetherFPD LE
  • 高级版图设计工具AetherFPD LEAD
  • 异形版图设计工具AetherFPD LEXP
  • 3D RC提取分析工具套件RCExplorerFPD(RCExplorerFPD Pixel、RCExplorerFPD TP、RCExplorerFPD CLC、RCExplorerFPD EXT、RCExplorerFPD VIAna等)
  • 版图验证工具套件ArgusFPD(ArgusFPD DRC、ArgusFPD LVS、ArgusFPD ERC、ArgusFPD LVL、ArgusFPD DRS、ArgusFPD PVE等)
  • 面板级版图分析工具套件EplantFPD(EplantFPD IR,EplantFPD EM,EplantFPD Debug等)
  • 掩膜分析模拟工具套件EmapFPD(EmapFPD EA,EmapFPD MRC,EmapFPD SP,EmapFPD JobFile)
  • 数据版本管理工具(dMan)

所有工具都被有机的整合在华大九天设计平台,使FPD设计流程变得高效平滑,确保设计质量,提升设计效率。
 

 

华大九天平板设计FPD全流程解决方案

ArgusFPD(版图验证工具套件)

ArgusFPD可以实现版图全方位的验证检查,确保版图正确。版图验证工具可以无缝集成到AetherFPD版图设计工具中,通过简洁的图形化界面,快速实现版图验证并准确定位错误,确保设计质量的同时提升设计效率。
ArgusFPD DRC(Design Rules Check):具有高性能、高容量和高精度的特点,可以支持层次化的检查、特定区域的局部检查、规则分组和选定,还支持多线程检查。设计规则的检查验证,避免线宽、线间距等设计不符合规则。
      ArgusFPD LVS(Layout Vs Schematic):通过层次化的查错方式更准确的定位错误,并通过版图、原理图、网表之间的良好交互能力帮助设计人员快速、准确的找到错误,定位问题。版图与电路原理图比对验证,避免版图设计同电路原理图不符而导致的版图电性错误。
      ArgusFPD ERC(Electrical Rules Check):FPD设计中有很多连线,为了确保连线的正确性,保证产品的电气性能正常,常在几何设计规则验证后进行电气设计规则验证,避免版图中的信号线出现Open 和Short错误。
      ArgusFPD LVL(Layout Vs Layout):FPD设计中经常会遇到因为工艺调整或需要解决某些不良而要求版图改版重新制作的问题。LVL可以帮助用户最快的完成相关位置的修改确认,极大地提高版图改版确认效率。利用LVL工具确认改版前后的版图差异。
       ArgusFPD SVS(Schematic Vs Schematic):电路图不同版本的差异验证,避免改版的电路图数据出错。
       ArgusFPD DRS(Design Rule Studio):设计Rule编辑器,方便客户进行不同验证Rule的编写以及编译错误检查。
       ArgusFPD PVE(Physical Verification Explorer):验证结果汇总,可返标至版图和原理图,高效分析并修正检查错误点。
       ArgusFPD CD(Check Denisty):Layer密度检查,提供每层Layer的密度工艺参数。


亮点:

l  提供图形化的Rule编写辅助工具DRS

l  快速准确定位错误

l  支持验证结果优化分类

l  支持层次化的版图验证

l  图形化运行界面,简单易用

l  支持Size Lib后同Lib的LVL比对确认
 

【产品详情】